通知公告

郑重声明:深圳鹏芯集成电路在深圳仅龙华镇明珠商务大厦一家,无任何分公司,我公司只认可鹏芯公司账号,如果客户有汇入他人账号均与我公司无关,后果自负。如果有他人员冒充本公司名义与客户签订合同,我公司将追究其法律责任!如果有其他QQ联系客户请认真鉴定,客户可以拨打本公司官网座机电话与我们确认。STM32F103系列   STM32F101系列IC解密,STM8 系列IC解密,STC10系列   STC11系列   STC12系列IC解密,STC15系列IC解密全系列都可解密。时间只要三天,保证百分百一次性成功。 已成功为多名客户芯片解密、有需要的可电话或QQ联系鹏芯!

当前位置:IC解密> 资料下载 > 浏览正文

高速PCB设计调整走线长度

高速PCB设计调整走线长度
    数字系统对时序要求严格,为了满足信号时序的要求,对PCB上的信号走线长度进行调整已经成为PCB设计工作的一部分。调整走线长度包括两个方面:相对的和绝对的。
  所谓相对的就是要求走线长度保持一致,保证信号同步到达若干个接收器。有时候在PCB上的一组信号线之间存在着相关性,比如总线,就需要对其长度进行校正,因为需要信号在接收端同步。其调整方法就是找出其中最长的那根走线,然后将其他走线调整到等长。
  而绝对的要求是控制两个器件之间的走线延迟为某一个值,比如器件A、B之间的延迟为Ins,而这样的要求往往由高速电路设计者提出,而由PCB工程师去实现。要满足这个要求,就必须知道信号的传播速度c但需要注意,信号传播速度是和PCB的材料、走线的结构、走线的宽度、过孔等因素相关的。知道了信号传播速度,就知道了要求的走线延迟对应的走线长度。
  走线调整常采用蛇形线的方式,如图所示为某一款主板的顶层走线就是采用蛇形线的这种方式。

分享到:

【 字体: 】【打印此页】 【返回】【顶部】【关闭